ID: 17360702

第13章 组合逻辑电路和时序逻辑电路 课件(共31张PPT)-《电工电子技术与技能》同步教学(机械工业版)

日期:2024-12-27 科目: 类型:课件 查看:23次 大小:713794B 来源:二一课件通
预览图 1/12
逻辑,电路,机械工业,教学,同步,电工电子技术与技能
  • cover
(课件网) 返回 第13章 组合逻辑电路和时序逻辑电路 集成门电路 13.1 组合逻辑电路的分析方法 13.2 译码器 13.4 编码器 13.3 RS触发器 13.5 寄存器 13.6 计数器 13.7 13.1 集成门电路 1.TTL与非门电路 TTL与非门是在一块很小的硅片上,将若干三极管和电阻元件集成,连接成一个与非门电路封装而成的。 1)TTL与非门电路的组成 TTL与非门电路由输入级、中间级及输出级组成。 第13章 组合逻辑电路和时序逻辑电路 返回 13.1 集成门电路 其等效电路如图13-2所示。 第13章 组合逻辑电路和时序逻辑电路 13.1 集成门电路 2)常用TTL门电路简介 74LS00是一种典型的TTL与非门器件,内部含有4个两输入端与非门,共有14个引脚。 第13章 组合逻辑电路和时序逻辑电路 13.1 集成门电路 74LS20也是一种较为常见的TTL与非门器件。74LS20为内部含有两个4输入端的与非门器件。 第13章 组合逻辑电路和时序逻辑电路 13.1 集成门电路 2.CMOS与非门电路 1)CMOS与非门电路的组成 如图13-5所示为一个两输入的CMOS与非门电路,它由两个NMOS管VT1和VT2串联组成驱动管,由两个PMOS管VT3和VT4并联组成负载管。NMOS管的开启电压为正值,PMOS管的开启电压为负值,其工作原理与三极管类似。 第13章 组合逻辑电路和时序逻辑电路 13.1 集成门电路 2)常用CMOS门电路简介 如图13-6所示为常用的CMOS两输入端与非门CC4011集成块的外引线排列图。如图13-7所示为4输入端与非门CC4012外引线排列图。 第13章 组合逻辑电路和时序逻辑电路 13.2 组合逻辑电路的分析方法 对于组合逻辑电路的分析一般按以下步骤进行: (1)根据给定的逻辑电路写出逻辑函数表达式。 (2)列出真值表。 (3)分析得出电路的逻辑功能。 第13章 组合逻辑电路和时序逻辑电路 13.2.1 组合逻辑电路的分析 返回 13.2 组合逻辑电路的分析方法 常见的有编码器、译码器、数据选择器、数据分配器、运算器等。本书主要介绍编码器、译码器。 第13章 组合逻辑电路和时序逻辑电路 13.2.2 组合逻辑电路的种类 13.3 编码器 把各种有特定意义的输入信息编成二进制代码的电路称为二进制编码器。 第13章 组合逻辑电路和时序逻辑电路 13.3.1 二进制编码器 返回 13.3 编码器 将表示十进制数0~9的10个十进制数字信号I0~I9编成二进制代码的电路,叫做二-十进制编码器,也称为10线-4线编码器。 第13章 组合逻辑电路和时序逻辑电路 13.3.2 二—十进制编码器 13.3 编码器 优先编码器允许同时输入两个或两个以上输入信号,电路将对优先级别高的输入信号编码,这样的电路称为优先编码器。 第13章 组合逻辑电路和时序逻辑电路 13.3.3 优先编码器 13.4 译码器 将n位二进制数译成M个输出状态的电路称为二进制译码器。 第13章 组合逻辑电路和时序逻辑电路 13.4.1 二进制译码器 返回 13.4 译码器 输入的BCD码译成十个输出信号,这种译码器有4个输入端、10个输出端,也常称为4线-10线译码器,根据BCD码的不同,对应着多种译码器。 第13章 组合逻辑电路和时序逻辑电路 13.4.2 二—十进制译码器 13.4 译码器 在实际工程中,常需要将测量数据和运算结果用十进制数码显示出来,译码显示电路的功能是将输入的BCD码译成能用于显示器件的十进制信号,并驱动显示器显示数字。译码显示器通常由译码器、驱动器和显示器三部分组成。 第13章 组合逻辑电路和时序逻辑电路 13.4.3 译码显示器 1.半导体数码管 半导体数码管是将7个发光二极管排列成“日”字形状制成的 13.4 译码器 2.数码显示译码器 数码显示译码器的原理图如图13-18(a)所示。输入的是8421BCD码,输出的是相应a、b、c、d、e、f、g端的高、低电平。 若数码显示译码器驱动的是共阴数码 ... ...

~~ 您好,已阅读到文档的结尾了 ~~